Invensys Triconex MP3101 TMR Ĉefa Procesoro
Priskribo
Fabrikado | Invensys Triconex |
Modelo | TMR Ĉefa Procesoro |
Mendinformoj | MP3101 |
Katalogo | Tricon Sistemo |
Priskribo | Invensys Triconex MP3101 TMR Ĉefa Procesoro |
Origino | Usono (Usono) |
HS-Kodo | 85389091 |
Dimensio | 16cm*16cm*12cm |
Pezo | 0.8kg |
Detaloj
Ĉefaj Procesoraj Moduloj
Ĉefaj procesoroj modelo 3008 estas haveblaj por sistemoj Tricon v9.6 kaj pli novaj. Por detalaj specifoj, vidu la Gvidilon pri Planado kaj Instalado por Sistemoj Tricon.
Tri MP-oj devas esti instalitaj en la ĉefa ĉasio de ĉiu Tricon-sistemo. Ĉiu MP sendepende komunikas kun sia I/O-subsistemo kaj efektivigas la uzanto-skribitan kontrolprogramon.
Sekvenco de Okazaĵoj (SOE) kaj Tempa Sinkronigado
Dum ĉiu skanado, la MP-oj inspektas difinitajn diskretajn variablojn por statoŝanĝoj konataj kiel eventoj. Kiam evento okazas, la MP-oj konservas la nunan variablostaton kaj tempostampon en la bufro de SOE-bloko.
Se pluraj Tricon-sistemoj estas konektitaj per NCM-oj, la temposinkroniga kapablo certigas koheran tempobazon por efika SOE-temp-stampado. Vidu paĝon 70 por pliaj informoj.
Diagnozoj
Ampleksa diagnozo validigas la sanon de ĉiu MP, I/O-modulo kaj komunikada kanalo. Pasemaj eraroj estas registritaj kaj maskitaj per la aparatara plimultvoĉdona cirkvito.
Persistaj eraroj estas diagnozitaj kaj la eraranta modulo estas anstataŭigita per varma reĝimo. MP-diagnozoj plenumas ĉi tiujn taskojn:
• Kontrolu fiks-programan memoron kaj statikan RAM-on